(VCO)的最高性能锁相环(PLLs)。凭借其业内最低的相位噪声性能,LMX2582和LMX2592的单芯片架构能够在一定程度上帮助设计人员实现之前仅能通过数个分立式器件实现的性能等级。
这些全新的宽频带器件支持高达9.8GHz的输出频率,从而使得一个单个器件能够在测试与测量、国防、微波回程、卫星和无线通信设施等终端应用中支持不同频带。如需了解更多最新PLLs的相关信息,敬请访问。
·具有同种类型的产品中最佳VCO相位噪声性能:因其1.8GHz载波开环VCO的相位噪声在1MHz偏移时仍为-144.5dBc/Hz,这一些器件成为了业内首款有集成VCO,且符合多载波无线全球移动系统(GSM)通信标准的产品。
·具有出色的PLL相位噪声性能:因其具有业内最低标准化PLL噪底(-231dBc/Hz)以及业内最高相位检测器频率(400MHz)这两大特征,这一些器件可实现47fsRMS(均方根)的极低集成噪声。这一些器件符合TI业内领先RF采样ADC12J4000等计时高速数据转换器的低噪底要求。
·扩展了频率范围:无需多个窄频带器件,LMX2592便可支持20MHz至9.8GHz的频率范围,而LMX2582支持的频率则高达5.5GHz,从而使得设计人员能够将一个PLL用于大范围的宽频带系统设计。
·提升了杂散性能:这一些器件内的杂散移除技术能够消除整数边缘杂散(IBS),从而使得设计人员可提升他们设计中的通道密度。
·具有集成式架构:低压降稳压器(LDO)管理电源变化,并且提升抗噪性。一个通道分配器使得设计人员能够配置多达2个差分输出。
使用TI的WEBENCH®时钟架构在线设计工具以及TI的其它时钟和定时器件可帮助使用的设计师们简化了其设计过程。这款功能能够从广泛的器件数据库中为用户推荐单个或多个器件时钟树解决方案。它特有PLL环路滤波器设计、相位噪声仿真,还可以使设计人员针对他们的性能和成本需要来优化时钟树设计。
在德州仪器在线支持社区时钟和定时论坛内有有关技术支持,在这里,设计人能寻找解决方案、获得帮助、并且与同行工程师和TI专家们分享知识、解决难题。
使用TI的时钟和合成器(TICS)专业软件以及PLL仿真器来对您的设计进行仿真。